FPGA 编辑
现场可程式化逻辑闸阵列,它以可程式阵列逻辑通用阵列逻辑复杂可程式逻辑装置可编程逻辑器件为技术基础发展而成。作为特殊应用积体电路中的一种半定制电路,它既弥补全定制电路不足,又克服原有可编程逻辑控制器门电路数有限的缺点。
1
相关
Handel-C是一个程式语言,是一个专门编译用在FPGA以及ASIC上的硬件描述语言。它是一个C语言的子集,并且有一些非标准的控制硬件即时性以及并行性的特性。
异构计算,又译异质运算,主要是指使用不同类型指令集和体系架构的计算单元组成系统的计算方式。常见的计算单元类别包括CPU、GPU等协处理器、DSP、ASIC、FPGA等。
OpenCL是一个为异构平台编写程序的框架,此异构平台可由CPU、GPU、数字信号处理器、FPGA或其他类型的处理器与硬件加速器所组成。OpenCL由一门用于编写kernels的语言和一组用于定义并控制平台的API组成。OpenCL提供了基于任务分割和数据分割的并行计算机制。
低电压差分讯号是一种电子讯号系统,可满足现今对高效能资料传输应用的需求,同时系统供电电压减低到2伏特,适用于分辨率高于SVGA的TFT LCD显示装置,目前已得到了广泛的应用,甚至可以嵌入到FPGA、ASIC或其他元件身上。
Altium designer是一款电子设计自动化软件,用于原理图、PCB、FPGA设计,由澳大利亚软件公司Altium Limited开发。它结合了板级设计与FPGA设计。收购来的PCAD及TASKING成为了altium designer的一部分。在高速电路板设计,它可进行差分对布线。
结构化ASIC是一种各项特性表现皆介于FPGA与特殊应用积体电路间的订产型芯片,它在量产成本、逻辑闸利用率、功耗用电、效能速度等表现上优于FPGA,但又不如纯ASIC表现的优异,同时也具有FPGA的可程式化逻辑功效,以及加速芯片的研发设计速度与修改弹性,使芯片能更快完成并投入市场,以及减省日后修改电路的成本耗费。
异构计算,又译异质运算,主要是指使用不同类型指令集和体系架构的计算单元组成系统的计算方式。常见的计算单元类别包括CPU、GPU等协处理器、DSP、ASIC、FPGA等。
异构计算,又译异质运算,主要是指使用不同类型指令集和体系架构的计算单元组成系统的计算方式。常见的计算单元类别包括CPU、GPU等协处理器、DSP、ASIC、FPGA等。
低电压差分讯号是一种电子讯号系统,可满足现今对高效能资料传输应用的需求,同时系统供电电压减低到2伏特,适用于分辨率高于SVGA的TFT LCD显示装置,目前已得到了广泛的应用,甚至可以嵌入到FPGA、ASIC或其他元件身上。
低电压差分讯号是一种电子讯号系统,可满足现今对高效能资料传输应用的需求,同时系统供电电压减低到2伏特,适用于分辨率高于SVGA的TFT LCD显示装置,目前已得到了广泛的应用,甚至可以嵌入到FPGA、ASIC或其他元件身上。