RISC 编辑
精简指令集计算机或简译为精简指令集,是电子计算机中央处理器的一种设计模式。这种设计思路可以想像成是一家模组化的组装工厂,对指令数目和寻址方式都做了精简,使其实现更容易,指令并行执行程度更好,编译器的效率更高。目前常见的精简指令集微处理器包括DEC Alpha、ARC、ARM架构AVRMIPS架构PA-RISCPower ArchitectureRISC-VSPARC等。
8
图片 0 图片
评论 0 评论
匿名用户 · [[ show_time(comment.timestamp) ]]
[[ nltobr(comment.content) ]]
相关
安腾2是Itanium的后一代CPU。与Itanium相同Itanium 2也是采用IA-64架构的微处理器,由HP与Intel所共同研发,并在2002年7月发布。Itanium 2架构基于VLIW以及Explicitly Parallel Instruction Computing。在理论上,由于它的平行处理架构,使得其效能约为CISC与RISC在同样工作频率的八倍。
延迟间隙,是计算机体系结构中一个指令间隙,在前一条指令没有执行完毕的情况下,处理器内部指令流水线上该指令间隙的执行不会修改处理器的状态。这种技术常用于DSP与早期的RISC体系结构。最常见的是下文描述的分支延迟间隙。另外还有过存储延迟间隙,即在存储内存的指令之后跟一个延迟间隙,现在已经基本不用了。
RISC微处理器的一种,由IBM设计,全称为“”,《IBM Connect电子报》2007年8月号译为“增强RISC性能优化”。POWER系列微处理器在不少IBM服务器、超级电脑、小型电脑及工作站中,广泛作为主CPU使用。而PowerPC架构也是源自POWER架构,并应用在苹果电脑的麦金塔电脑及部分IBM的工作站,以及各式各样的嵌入式系统上。此外,IBM透过Power.org网站,向其他开发者及制造商推广POWER架构及其他衍生产品。
Cell微处理器架构由索尼、索尼电脑娱乐、东芝、国际商业机器公司联合开发。它是以RISC指令体系的IBM POWER架构为基础来设计的,并具有高时钟频率、高执行效率等特点。主要应用于PlayStation 3和刀锋服务器之上。而CELL处理器的第二代版本,提高了双精度浮点运算性能。以往的CELL处理器,双精度的性能只有单精度的十分之一。而新的CELL处理器,可以使到双精度性能有五倍的提升。
LEON是一款开放源代码的32位元RISC中央处理器,支援SPARC V8指令集,由Gaisler Research公司负责设计。
IRIX是由硅谷图形公司以UNIX System V与Berkeley Software Distribution延伸程式为基础所发展成的UNIX操作系统,IRIX可以在SGI公司的RISC型电脑上执行,即是采行32位元、64位元MIPS架构的SGI工作站、服务器。
R3000是美普思科技开发的32位RISC微处理器芯片组,实现了MIPS I指令集架构。芯片组于1988年6月推出,成为了第二个采用MIPS架构的芯片组,取代了R2000成为MIPS架构的旗舰微处理器。处理器的工作频率为20、25和33.33MHz。
约翰·科克,又译为约翰·考克、约翰·寇克,生于美国北卡罗来纳州夏洛特,计算机科学家,在电脑架构及编译器最佳化技术方面有重大贡献,因此获得图灵奖。曾提出CYK算法。在他主导的IBM 801计划中,首次采用RISC架构,因此被称为RISC架构之父。
Cell微处理器架构由索尼、索尼电脑娱乐、东芝、国际商业机器公司联合开发。它是以RISC指令体系的IBM POWER架构为基础来设计的,并具有高时钟频率、高执行效率等特点。主要应用于PlayStation 3和刀锋服务器之上。而CELL处理器的第二代版本,提高了双精度浮点运算性能。以往的CELL处理器,双精度的性能只有单精度的十分之一。而新的CELL处理器,可以使到双精度性能有五倍的提升。